降低電源IC損壞率 輸入端過應力分析不可少

作者: Roland van Roy
2016 年 11 月 03 日
電源IC失效常常是輸入端受到電氣過應力(EOS)的結果。本文對電源IC輸入端ESD保護單元的結構進行解釋,說明它們在遇到EOS事件時是如何受損。在系統設計中採用一些特別的設計可以避免EOS發生,防範它們可能帶來的危害。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

SoC設計探索善用儲存架構特性 提昇快閃記憶體系統效能

2004 年 11 月 11 日

撙節測試成本 提升示波器效率成當務之急

2004 年 12 月 27 日

切合物聯網低能耗需求 SPOT翻轉MCU設計思維

2016 年 06 月 27 日

具備高度可靠性/安全性 藍牙滿足工業連網應用需求

2019 年 04 月 04 日

開源工具降硬體開發門檻 自行調適架構部署DSA有解

2021 年 06 月 01 日

PCB飛針測試力助產品開發(3)

2023 年 07 月 13 日
前一篇
ARM全新影像處理器問世 VR/4K應用添柴薪
下一篇
是德推出全新eCall測試解決方案